摘要
摘要 : 随着网络技术的飞速发展,安防领域的需求不断提升,网络摄像头越来越多的被应用在各个领域,传统的网络摄像头多采用硬件、操作系统、软件的形式实现,在一些持续性的不间断的场景下可尝试纯硬件结构设计。本设计采用以 FPGA为核心器件, 将图像的采集算法、UDP协议传输, 通过VHDL语言和 Vivado集成开发环境完成顶层文件、 COMS控制、 FIFO控制、 UDP发送、参数配置等模块的设计并进行时序测试等工作 ,实现以FPGA为核心元器件的硬件式万兆以太网络摄像头的设计。其并行运算模式大大提升了数据处理速度,硬件电路设计大大提高了稳定性与安全性。
出版日期
2020年07月28日(中国期刊网平台首次上网日期,不代表论文的发表时间)