学科分类
/ 1
4 个结果
  • 简介:本文分析了高层电路板的主要制作难点,如层间对准度、内层线路制作、压合制作、钻孔制作等技术难点。针对主要制作难点,介绍了层间对准度控制、压合叠层结构设计、内层线路工艺、压合工艺、钻孔工艺等关键工序的生产控制要点,供同行参考与借鉴。

  • 标签: 高层电路板 叠层结构 层间对准度 半固化片
  • 简介:本文就运用于某型号雷达中,微波多层印制电路板制造用原材料的泰康利公司高频介质材料TSM—DS3,进行了性能及特点介绍。在此基础上,对选用此类高频介质基板材料及半固化片FastRise-28,制造一种微波电路板的先进工艺技术、以及质量管控技术,进行了较为详细的介绍。最后,还针对此次高频多层印制板制造过程中的关键工艺技术进行了较为详细的阐述,其中包括有TSM—DS3高频材料的多层化实现技术、TSM—DS3—500HM高频电阻材料的平面电阻阻值控制技术、TSM—DS3高频材料的变形控制技术、TSM—DS3高频材料多层板孔金属化互连实现的背钻深度控制技术,以及TSM—DS3高频材料多层印制板局部外形侧壁金属化技术等。

  • 标签: 电路板 工艺技术 质量管控
  • 简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。

  • 标签: DDR3内存 AXI总线 JEDEC标准 XILINX FPGA