学科分类
/ 1
4 个结果
  • 简介:在FPGA进行硬件加速的基础上,采用10位的高速A/D转换器设计并实现了采样率5Gsps(Gigabitsamplespersecond)、带宽2GHz的宽带数字接收机的硬件实物原型.在所设计的硬件平台上,完成了FPGA硬件加速的FFT算法实现和超分辨率的信号检测算法实现,进而提高了接收机在接收多个信号时的瞬时动态范围(IDR).该设计较之前代在集成度、功耗、体积和动态性能等方面均有显著提升.经实验验证,在高达2GHz的频率范围内,接收机同时接收两个信号时,通过硬件加速的4096点FFT计算,其瞬时动态范围最大可达52dB.

  • 标签: 宽带数字接收机 现场可编程门阵列 硬件加速 瞬时动态范围
  • 简介:在光通信数字接收机中,为了达到系统的位同步,结合数字锁相环的基本原理,采用现场可编程技术,设计了位同步信号的时序逻辑电路,并用FPGA芯片实现了整个位同步电路。通过单片机实时控制FPGA,进行频带宽度和中心频率的实时调节,实现了位同步信号的智能提取。仿真分析和实际测试表明,该系统具有实时跟踪,提取快速且稳定,抗干扰能力强,升级方便等特点。

  • 标签: 光通信 位同步 数字锁相环
  • 简介:针对目前TD-LTE产业的迅速发展,市场需求日益增大,对所用的10GbpsSFP+光收发合一模块在技术和成本上也提出了更高的要求。介绍了一款应用于10GbpsTD-LTE的光接收器件的设计,并对封装后的器件进行了测试及分析。该接收器件整体光电性能良好,同时具备低成本和低功耗的优势。

  • 标签: 时分长期演进 光接收器件 光电二极管 跨阴坑放大器 频响 灵敏度