电能计量的低功耗集成电路应用分析

在线阅读 下载PDF 导出详情
摘要 摘要超低功耗集成电路是一项难以实现的综合性较强的工程,需要考虑到集成电路的材料耗能与散热,还要考虑到系统之间的耗能,却是往往在性能和功耗之间进行折中的选择。现有的超低功耗集成电路大多是基于CMOS硅基芯片技术,为了实现集成电路的耗能减少,CMOS技术是通过在在整体系统的实现设计,对结构分布进行优化设计、通过对程序管理减少不必要的功耗,通过简化合理地电路结构对CMOS器材、结构空间、工艺技术间进行立体的综合优化折中。在实际的应用工程中,通过多核技术等结构的应用,达到降低电路集成的耗能,但是睡着电子原件的不断更新换代,使得现有的技术并不能达到性价比最优的创收。
作者 崔熙
出处 《基层建设》 2017年26期
出版日期 2017年12月22日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献