IRFPA非均匀性校正系统中的关键电路设计

在线阅读 下载PDF 导出详情
摘要 介绍了一种焦平面阵列探测器非均匀性的多点实时校正系统,该系统具有校正精度高、易于实现、实时性强等优点.同时介绍了该系统中的重要逻辑模块--12bit×8bit乘法器的VHDL设计,该乘法器占用FPGA硬件资源少,运行实时性好.
机构地区 不详
出处 《军械工程学院学报》 2005年6期
出版日期 2005年06月16日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献