IRFPA非均匀性校正系统中的关键电路设计

(整期优先)网络出版时间:2005-06-16
/ 1
介绍了一种焦平面阵列探测器非均匀性的多点实时校正系统,该系统具有校正精度高、易于实现、实时性强等优点.同时介绍了该系统中的重要逻辑模块--12bit×8bit乘法器的VHDL设计,该乘法器占用FPGA硬件资源少,运行实时性好.