简介:A0.18lmCMOSlownoiseamplifier(LNA)byutilizingnoise-cancelingtechniquewasdesignedandimplementedinthispaper.Current-reuseandself-biastechniqueswereusedinthefirststagetoachieveinputmatchingandreducepowerconsumption.ThecoresizeoftheproposedCMOSLNAcircuitwithoutinductorwasonly128lm9226lm.ThemeasuredpowergainandnoisefigureoftheproposedLNAwere20.6and1.9dB,respectively.The3-dBbandwidthcoversfrequencyfrom0.1to1.2GHz.Whenthechipwasoperatedatasupplyvoltageof1.8V,itconsumed25.69mW.ThehighperformanceoftheproposedLNAmakesitsuitableformultistandardlow-costreceiverfront-endswithintheabovefrequencyrange.
简介:为了解决5G认知无线网络中的Byzantine攻击,在频谱感知过程中提出了一种双边阈值筛选方案.在每个回合中,从用户首先将感知能量值和检测信噪比提交给融合中心.根据检测信噪比,融合中心对能量值进行归一化.然后,对归一化能量值进行排序并遍历这些归一化能量值的中点,以最大化从用户的分类准确率.此外,通过引入识别概率和误筛概率,分析了归一化能量值的分布,从而推导了给定误筛概率情况下的恶意用户双边筛选阈值.最后,通过该双边筛选阈值获得恶意用户名单.仿真结果表明:所提方案的主用户正确感知率、虚警和检测概率均要优于当前主流方案.
简介:设计并实现了一个应用于ZigBee收发机的全集成整数N频率综合器.频率综合器中采用了稳定环路带宽技术,使频率综合器的环路带宽在压控振荡器(VCO)的整个输出频率范围内恒定不变,从而维持了频率综合器的相位噪声最优值与环路稳定性.频率综合器的同相与正交信号(IQ)由VCO输出端的除2分频器产生.该频率综合器采用0.18μmRFCMOS工艺技术制造,芯片面积约1.7mm2.频率综合器采用在晶圆测试的方式进行了测试.在1.8V电源电压下,频率综合器不包括输出缓冲所消耗的总功率为28.8mW.频率综合器在2.405GHz载波1及3MHz频偏处测得相位噪声分别为-110和-122dBc/Hz.频率综合器在2MHz频偏处测得的参考杂散为-48.2dBc.测得的建立时间约为160μs.
简介:针对认知无线电系统中,因次级用户(SUs)数量较大而造成传输能量急剧增加的问题,提出一种基于能效优先的协作频谱感知结果传输方案.首先,将分簇结构引入感知结果传输系统以降低发射功率,然后,在中心化的感知信息传输模型中采用无固定码率的LT码,因为它能动态地适应信道条件,避免传输过程中不必要的冗余度.此外,LT码采用改进的最优度分布(ODD)设计.仿真结果表明,在度分布中选取合适的参数有助于LT码获得理想的性能.与其他典型的LT码度分布相比,ODD在选取了优化参数后,当比特误码率为10-3时,可以获得超过2dB的性能增益.所提出方案的能耗不仅比非编码系统节约至少71.4%,而且低于不同码率的卷积码编码系统.同时,当选择合适的分簇方法时,可以进一步降低能耗.