简介:目的为了提高芯片封装外观质量检测速度并降低检测成本,基于FPGA开发芯片引脚边缘检测系统。方法根据FPGA并行处理高效率的特点,搭建FPGA+SDRAM高性能硬件处理平台,利用QuartusII软件采用VerilogHDL硬件描述语言编写程序实现对芯片引脚进行边缘检测。结果该平台仅使用FPGA少量的逻辑资源实现对芯片引脚进行有效的边缘检测。结论该检测系统提高了工业应用中芯片引脚边缘检测的效率,同时可应用于ARM、DSP芯片封装外观质量检测。
简介:摘要:随着国际局势日益紧张,无线通信系统领域关键器件的供应安全受到威胁,尤其在某些无线通信领域中,可编程门阵列芯片和射频捷变芯片等主要核心器件的需求十分旺盛。基于FPGA+射频捷变芯片的无线通信通用平台解决方案有小型化、低成本、数字化等优势,在基于FPGA+射频捷变芯片的无线通信通用平台中实现MSK调制器与解调器,通过射频捷变芯片将调制器输出的调制信号数模转换后上变频到射频,接收已调制的射频信号,放大、混频和滤波下变频到中频,模数转换后进入解调器中进行信号解调。完成了基于FPGA+射频捷变芯片架构的无线通信中MSK调制解调器的设计与实现。
简介:我忽然产生了一种想要了解自己外在形象的冲动。在公元2200年,这个想法简直有点不切实际——存活了千年的镜子已经被淘汰了——谁还愿意把自己抽离虚拟世界来照一下镜子呢?
简介:摘要分析了军用FPGA软件开展过程管理的必要性,详细阐述了军用FPGA软件过程管理体系的基本原则。在遵循基本原则的基础上,对FPGA软件过程管理文件和基本的应用流程,主要包括软件项目管理、配置管理、质量保证、测量与分析、决策分析与决定进行了详细论述,提出了军用FPGA软件过程管理的基本思路。
简介:摘要:利用DE2-70多媒体开发板,通过“MICIN”“LINEIN”“LINEOUT”插接口,进行音频录放。关键词:FPGA音频录放利用Altera公司的DE2-70多媒体开发板和“AUDIO_IF”“SEGS_IF”两个ip模块,通过“MICIN”“LINEIN”插接口,记录麦克风或者音乐播放器通过线控输入的音频信号,从“LINEOUT”插接口利用耳机收听先前记录的信号。一、利用QuartusII初建工程时,“Devicefamily”栏里的“family”选择“CycloneII”;“Availabledevices”栏里选择“EP2C70F896C6”器件,其它为缺省设置。二、利用“SOPCBuilder”工具初建硬件系统时,“TargetHDL”项一般选择“Verilog”。三、配置硬件。1.定义时钟(clock):“SOPCBuilder”工具页面的“DeviceFamily”是“CycloneII”,DE2‐70多媒体开发板默认显示的是50MHz,为了程序正常运行,需要把“clk_0”改为“clk_50”。2.添加片上存储器(On-ChipMemory):“TotalMemorySize”设置为80960Bytes,其他为缺省设置。
简介:摘要目前在军工领域FPGA软件的应用越来越广泛,为了提高软件质量,本文根据FPGA软件的特点,对FPGA软件的测试模型和测试方法进行了分析。本文指出FPGA软件开发过程中应进行整体规划并有效实施,FPGA软件测试中的各项活动应与其设计开发过程各个阶段的活动相对应,应尽可能将各阶段产生的缺陷在该阶段发现和消除,不断提高FPGA软件的开发效率和可靠性,最终提高FPGA软件产品质量,提升顾客满意度。